高速电路中的EMC问题如何避免

最近经常被问到EMC相关的问题,比如怎么设计才能避免EMC的问题。首先这是一个系统性的问题,不是那么好回答,尤其是对于聚焦在高速信号这个领域而非EMC专长的工程师们来说,其实也只能回答个大概,实话实说,在EMC领域我们也还在 不断的学习中,所以这篇文章也只是基于我们对EMC的一些认识,从PCB设计中如何去尽量的避免问题的发生,其中说得不到位的也请大家批评指正。

在文章的开篇就说过,EMC和SI、PI息息相关,很多时候我们会告诉大家,我们没法进行EMC仿真,但我们会从板级来尽量避免一些EMC问题的发生,说白了其实就是尽量保证SI及PI的性能,从源头上来避免EMC问题。

今天我们再来简单的总结下,SI关注的过冲、反射及串扰,其实就和EMC有直接的关系。信号由于阻抗匹配不好,会发生各种反射,反射比较大就会有较大的过冲,那么这个过冲的幅值除了对器件的使用寿命有影响外,还会影响到辐射,因为 他是辐射的来源,所以在PCB设计上对一些关键信号就需要尽量控制阻抗,做到阻抗匹配,可能的情况下还需要通过一定的外部端接来达到匹配,在拓扑和端接系 列里面已经讲过各种端接方法了;此外还需要关注信号跨分割的问题,信号跨分割除了阻抗问题外,其实还有就是信号回流问题,说到信号回流,很多人就会想到 EMI的问题,对了,信号回流路径变大也是会产生EMI问题的;再有就是串扰,串扰就是信号之间的相互耦合,很多人可能会直接把它和EMI等同,避免串扰 就需要尽量加大信号之间的间距,尤其是微带线,另外还需要考虑双带状线之间的串扰,尽量避免上下层平行走线过长;还有一些诸如板边走线,沿分割走线等,其 实这些都是些老生常谈的话题,但知易行难,如果在设计中有一定的SI知识并且从SI的角度来进行设计,那么很多EMC相关的问题其实是可以避免的。

其次从PI的角度考虑也是避免EMC问题的一个关键,把电源设计好,你的产品也可以说就成功了一半。在电源完整性里面我们会考虑电源平面阻抗,其中就会综合 评估电源的各种电容匹配是否合理,进而从整个频段来保证电源网络有一条低阻抗的通道,如果某频段内阻抗超标,在相应频段就会出现较高的噪声,此时EMI问 题就有可能会被激发,所以我们就会采用相应频段的电容来滤除这些噪声,前面的文章里我们的小刘有讲到EMC与电容,其实讲的就是这个,后续我们还有更多 PI相关的专题,所以关于EMC与PI的话题我们在此就不涉及太多了。

另外就是从叠层、地和滤波的角度来避免EMC问题的发生。叠层其实就是提供一个最基本的信号框架,在这个框架内需要满足信号及电源完整性的各种质量要求,当然还要能保证可以加工,接下来就有叠层的专题;地的话题我 们在上一篇文章里面只是很肤浅的重新认识了一下,关键就是我们需要分信号来保证信号的回流和参考,另外就是各种地的分割,最终怎么把分割的地通过什么方式 来连接,这个在EMC或者PCB设计中是需要注意的,但也是最复杂的。还有就是滤波,常见的有低通、高通、带通、带阻等滤波方式,这些需要根据不同的需求 采用不同的滤波,另外还有不用的滤波器件如馈通滤波器,L型滤波器,Pai型滤波器,T型滤波器,共模滤波器等,采用不同的滤波器件在硬件原理设计的时候 有不同的考量。

最后就是屏蔽隔离了,因为很多时候芯片本身的辐射就很大,芯片的辐射是没法从板级上来消除的,除了采购辐射小的芯片 或者要求芯片厂商来保证外,很多时候就需要用屏蔽罩来隔离了,如大家经常看到手机上面各大模块都是用一个一个的铁盒子把芯片包起来,这个铁盒子很多时候不 是为了保密需求的(一部分不排除哈),其实很大一部分原因就是屏蔽及隔离EMI的,这个就是基于EMC的考量。因为我们手机上的芯片很多都是射频信号,一 方面它很容易干扰其他信号,另一方面它又很容易被别人干扰,所以这个时候就用一个个的铁盒子把他们屏蔽隔离起来,就好像把一些好事份子都单独关起来,大家 各玩各的互不影响,这样也就相安无事了。

前面泛泛说了一大堆,无非也就是通过源头来尽量避免辐射及EMC问题的发生,因为我们都知道要想彻底解决问题,就需要从问题的根源出发,而不是头痛医头,脚痛医脚,EMC问题也是一样的,引起EMC的问题是复杂的,这就需要我们知道问题的源头在哪里,最后对症下药。

文章来源:网络