高速电路

高速电路中串扰引发的损耗问题

随着信号速率的提升,以及小型化产品的发展趋势,如何减小串扰变得越来越棘手。众所周知,串扰与很多因素有关系,比如传输线之间的间距,传输线耦合的长度,攻击信号的上升时间,阻抗不连续等等。

高速电路之信号完整性设计check list

高速PCB设计有很多比较考究的点,包括常规的设计要求、信号完整性的要求、电源完整性的要求、EMC的要求、特殊设计要求等等。本文主要是针对高速电路信号总线做了一些比较常规的要求列举了一些检查要点

电感在高速电路中设计应用与分析

以DCDC电源为例,它是通过不断的高速开、合MOSFET管形成所需要的电源电压。开合的过程中为了保持电流持续,电路正常工作,电感需要延缓交流电流的变化、同时也要保证电路在满载工作时直流电流的通过、同时还对输出的电压进行滤波

高速电路中的EMC问题如何避免

最近经常被问到EMC相关的问题,比如怎么设计才能避免EMC的问题。首先这是一个系统性的问题,不是那么好回答,尤其是对于聚焦在高速信号这个领域而非EMC专长的工程师们来说,其实也只能回答个大概,实话实说,在EMC领域我们也还在 不断的学习中,所以这篇文章也只是基于我们对EMC的一些认识,从PCB设计中如何去尽量的避免问题的发生,其中说得不到位的也请大家批评指正。

高速电路中电阻端接的几种方式

先说说电路为什么需要端接?众所周知,电路中如果阻抗不连续,就会造成信号的反射,引起上冲下冲,振铃等信号失真,严重影响信号质量。所以在进行电路设计的时候阻抗匹配是很重要的考虑因素

高速电路中的复位设计

为什么需要复位电路

数字电路只有0和1两种状态,在电路刚上电或电路工作不稳定时,数字电路的输出是不稳定的,这时需要给电路一个激励,使电路进入一个预先设定好的状态。复位电路的作用就是监控电路,并在需要的时候发出这样的激励。

复位电路设计要点

高速电路中电阻端接的作用

常见的端接方式有下面几种:串联端接,并联端接,戴维宁端接以及RC网络端接。下面就简单介绍一下几种端接方式的区别和优缺点。

高频电路和高速电路区别

对高频和高速电路没有严格的区分,仅仅是针对不同的设计问题,人为划分的一个大概的范畴。以下是我以前整理的一些理解。

高速电路的电磁兼容分析与设计

电磁兼容性是指电气和电子系统及设备在特定的电磁环境中,在规定的安全界限内以设定的等级运行时,不会由于外界的电磁干扰而引起损坏或导致性能恶化到不可挽救的程 度,同时它们本身产生的电磁辐射不大于检定的极限电平,不影响其他电子设备或系统的正常运行,以达到设备与设备、系统与系统之间互不干扰、共同可靠地工作的目的。

  1 电磁兼容产生的因素