RISC-V

RISC-V是一种基于精简指令集计算机(RISC)架构的开源指令集架构(ISA)。与其他商业架构(如ARM或x86)不同,RISC-V是由加州大学伯克利分校的学术界和行业合作伙伴开发的,它是一种开放、免费的指令集架构,具有可扩展性和灵活性。

RISC-V的设计目标是提供一种简洁、灵活且可扩展的架构,使其能够适应各种不同的应用场景,从微控制器到超级计算机等。RISC-V架构采用了模块化设计的理念,定义了基本的指令集,并允许用户根据自己的需求添加自定义指令集扩展(ISA扩展),从而实现对特定应用的优化。

由于其开放的特性,RISC-V架构在学术界和工业界都受到了广泛的关注和采用。它已经成为了各种不同领域的研究和开发的重要工具,如嵌入式系统、物联网、人工智能、边缘计算等。很多公司和组织都开始采用RISC-V架构设计自己的处理器芯片或者开发板,以满足不同领域的需求。

总的来说,RISC-V作为一种开放、免费的指令集架构,具有可扩展性、灵活性和通用性,已经成为了计算机体系结构领域的重要创新,并在全球范围内得到了广泛的应用和推广。

一文看懂​RISC-V

RISC-V采用了精简指令集计算机(RISC)的设计理念,与传统的复杂指令集计算机(CISC)相比,RISC-V的指令集更加简洁

海思自研RISC-V内核,推出全新MCU

海思嵌入式AI提供了超轻量级的AI技术框架、极致性能完全满足MCU的推理要求、并能够将多模型快速转换为代码并导入工程

瑞萨推出第一代32位RISC-V CPU内核

瑞萨RISC-V CPU的CoreMark/MHz性能达到了惊人的3.27,远超业内同类架构,包含可提高性能的扩展,同时减少代码量。

瑞萨推出第一代32位RISC-V CPU内核

瑞萨电子今日宣布成功设计、测试并推出基于开放标准RISC-V指令集架构(ISA)的32位CPU内核

比ARM快5年 RISC-V仅用12年实现百亿核心里程碑

在近日召开的 Embedded World 大会上,RISC-V International 首席执行官 Calista Redmond 高兴地宣布目前 RISC-V 市场上的核心数量已经突破 100 亿。